加入日期: | 2020.11.27 |
---|---|
截止日期: | 2020.12.18 |
招標業(yè)主: | 清華大學(xué) |
地 區(qū): | 北京市 |
關(guān)鍵詞: | 大學(xué) 路 |
一、項目基本情況
項目編號:清設(shè)招第2020405號
項目名稱:清華大學(xué)具備EDA劃分的邏輯電路驗證系統(tǒng)
預(yù)算金額:134.6000000 萬元(人民幣)
采購需求:
包號 |
名稱 |
數(shù)量 |
是否允許進口產(chǎn)品投標 |
采購預(yù)算 (人民幣) |
01 |
具備EDA劃分的邏輯電路驗證系統(tǒng) |
1套 |
是 |
134.6萬元 |
設(shè)備用途介紹 :
具備EDA劃分的邏輯電路驗證系統(tǒng)具有豐富的邏輯資源和板級互聯(lián)機制,主要功能是借助EDA 軟件用于軟硬件協(xié)同仿真工具進行模塊化硬件資源劃分和芯片系統(tǒng)功能驗證。該類開發(fā)驗證系統(tǒng)是芯片開發(fā)和系統(tǒng)驗證的必要設(shè)備,對清華大學(xué)微電子所完成課題研究任務(wù)和相關(guān)教學(xué)科研具有重要的硬件資源支撐作用。
簡要技術(shù)指標 :
1)單套系統(tǒng)包含不少于4顆VU440 FPGA器件,容量不小于1億門;
2)支持多FPGA自動邏輯分割和優(yōu)化,自帶高質(zhì)量FPGA邏輯綜合功能,無需第三方工具進行綜合,支持多FPGA的并行編譯及分布式編譯,支持增量編譯;
3)單套提供不少于4600個通用IO,支持設(shè)計的UPF低功耗驗證功能,支持單端IO實現(xiàn)1.4Gbps高速TDM,提供多FPGA系統(tǒng)級時序反標和報告,并提供多FPGA系統(tǒng)級原理圖報告;
4)支持多FPGA及多板分割時,自動轉(zhuǎn)換和優(yōu)化門控和生成時鐘,支持客戶端/服務(wù)端方式遠程設(shè)計調(diào)試。
合同履行期限:交貨時間:合同簽訂1個月內(nèi)
本項目( 不接受 )聯(lián)合體投標。
二、申請人的資格要求:
1.滿足《中華人民共和國政府采購法》第二十二條規(guī)定;
2.落實政府采購政策需滿足的資格要求:
扶持小微企業(yè)、監(jiān)獄企業(yè)、殘疾人福利性企業(yè)發(fā)展,優(yōu)先采購節(jié)能產(chǎn)品、環(huán)境標志產(chǎn)品等。
3.本項目的特定資格要求: 1)在中華人民共和國境內(nèi)注冊; 2)符合《中華人民共和國政府采購法》第二十二條規(guī)定的條件; 3)通過“信用中國”網(wǎng)站(www.creditchina.gov.cn)和中國政府采購網(wǎng)(www.ccgp.gov.cn)查詢信用記錄(截止時點為投標截止時間),被列入失信被執(zhí)行人、重大稅收違法案件當(dāng)事人名單、政府采購嚴重違法失信行為記錄名單的供應(yīng)商,沒有資格參加本項目的采購活動; 4)不接受聯(lián)合體投標; 5)單位負責(zé)人***
三、獲取招標文件
時間:2020年11月27日 至 2020年12月04日,每天上午8:00至12:00,下午12:00至17:00。(北京時間,法定節(jié)假日除外)
地點:http://sbcgczxxfb.sysc.tsinghua.edu.cn
方式:方式和地點:在《清華大學(xué)設(shè)備采購與處置信息發(fā)布平臺》(http://sbcgczxxfb.sysc.tsinghua.edu.cn/)登記報名并繳納標書費,經(jīng)審核后可下載電子版招標文件; 注:登記備案時須提供公司營業(yè)執(zhí)照復(fù)印件(加蓋公章)、法人授權(quán)書原件(注明被授權(quán)人的聯(lián)系電話和電子郵箱***
售價:¥300.0 元,本公告包含的招標文件售價總和
四、提交投標文件截止時間、開標時間和地點
提交投標文件截止時間:2020年12月18日 09點30分(北京時間)
開標時間:2020年12月18日 09點30分(北京時間)
地點:北京市海淀區(qū)清華大學(xué)老環(huán)境樓103會議室
五、公告期限
自本公告發(fā)布之日起5個工作日。
六、其他補充事宜
七、對本次招標提出詢問,請按以下方式聯(lián)系。
1.采購人信息
名 稱:清華大學(xué)
地址:***
聯(lián)系方式***
2.項目聯(lián)系方式
項目聯(lián)系人***
電 話:***